时钟
3 Mar 2025
Read time: 1 minute(s)
外部时钟源
24.000 MHz 时钟用于产生主时钟。
符号 |
描述 |
最小值 |
典型值 |
最大值 |
单位 |
---|---|---|---|---|---|
OSC_24M |
PLL 时钟源 |
- |
24 |
- |
MHz |
内部 PLL 时钟特性
内部 PLL 用于产生时钟供给整个芯片,总共两个 PLL
名称 |
用途 |
典型频率 |
展频或小数分频 |
---|---|---|---|
PLL_INT0 |
CPU/ AXI/ AHB |
480 MHz |
不支持 |
PLL_FRA0 |
CE/SPI/ UART/ USB/ EMAC/ ESC/ CAN-FD/ TA-IF/ BIS-IF/ EDAT-IF |
1200 MHz |
展频 |