Edit online

Power System ADC (PSADC)

14 Aug 2024
Read time: 1 minute(s)

PSADC 模块内置 12bits SAR ADC,用于对外部电流、电压、以及其他模拟量信号的采样。配合 EPWM 系统输出的采样触发信号,能够精准控制 ADC 的采样时刻,适合应用于多种实时控制场景。 本模块实现了两个 8 个节点的采样队列,既可以各自单独被触发,也可以合并为一个 16 字节的长队列被一次触发采样。

特性说明

  • 支持 APB 总线访问寄存器;

  • 最多支持 16 个模拟信号输入;

  • 支持 PWM CVRA/CVRB 硬件触发采样;

  • 支持外部信号触发采样;

  • 支持软件触发采样;

  • 支持单次采样与周期采样两种采样模式;

  • 支持双队列模式,和单队列模式;

  • 队列 1 FIFO 为 20*16bits,队列 2 FIFO 为 12*16bits。

原理框图



1. PSADC 模块与 ADC 连接关系


2. PSADC 模块原理图框图