V1.5 |
Analog-to-Digital Converter () |
更正了不适用的寄存器描述。 |
V1.4 |
Clock Manage Unit (CMU) |
更正了 CLK_PWM2 的偏移地址。 |
Analog-to-Digital Converter () |
删除了不适用的 12-bit ADC 模式描述。 |
USB Full Speed On-The-Go (USB FS OTG) |
删除了不适用的 DMA 相关功能。 |
V1.3 |
Direct Memory Access (DMA) |
重命名了设备重要配置信息 中 ADC 设备名称。 |
Thermal Sensor (THS) |
更正了0x10C+n*0x20 THSn_DATA 的位宽,从 11:0 改为
13:0。 |
Pulse Width Modulation Control System (PWMCS) |
更正了 0x0020 QOUT_PUL_MAX 和 0x002C QOUT_PUL_THR 的位域值。 |
V1.2 |
Direct Memory Access (DMA) |
更正了设备重要配置信息中 I2C 的位宽,从 8 位更正为 16 位。 |
Mailbox (MBOX) |
删除了不适用的 Mailbox 网络描述。 |
SID 功能描述 |
|
Pulse Width Modulation Control System (PWMCS) |
QOUT_POS_SRC_SEL 中 0xD 值从 BIS_IF1 改为 BIS_IF0。 |
Hardware Current Loop (HCL) |
更正了 0x060 VoltADC 寄存器的位域值信息。 |
Pulse Width Modulation Control System (PWMCS) |
在 EPWM_NRCFLT_INCTL 寄存器中删除了不适用的 EPWM_DBG_HOLD_EN 位域。 |
Analog-to-Digital Converter () |
- 新增了采样保持时间的计算公式。
- 新增了采样保持时间与 VCM_SET 的配置关系。
- 更新了采样转换时间的计算公式。
- 更新了 0x094 ADC_CTL bit 30
关于 VCM_SET 的描述。
- 更新了寄存器描述
- 删除了不适用的 12-bit ADC 模式。
|
Parallel Bus (PBUS) |
新增了 信号相位配置。 |
V1.1
|
Parallel Bus (PBUS) |
更新了 PBUS 功能描述中的使用流程图。 |
V1.0 |
- |
初版。 |