寄存器描述
0x000 PLL_INT0_GEN
|
默认值:0x08002710 |
PLL_INT0 通用 (PLL_INT0 General) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:29 |
- |
- |
- |
|
28:24 |
R/W |
0x8 |
PLL_ICP 锁相环环路带宽调节 数值越小带宽越低 |
|
23:21 |
- |
- |
- |
| 20 | R/W | 0x0 | PLL_OUT_MUX 锁相环输出选择
该选择不受其它寄存器影响,PLL 损坏不工作时,时钟可旁路为 XTAL_24M 时钟使用。在启动和休眠场景也可使用 XTAL_24M 时钟。 |
|
19 |
R/W |
0x0 |
FACTOR_M_EN 锁相环输出除频系数使能
|
|
18 |
R/W |
0x0 |
PLL_OUT_SYS 锁相环输出到系统使能
|
|
17 |
- |
- |
- |
|
16 |
R/W |
0x0 |
PLL_EN 锁相环电路使能
锁相环输出频率 PLL_O = 24 / (P + 1) × (N + 1) / (M + 1) MHz,P、N、M 分别为 FACTOR_P、FACTOR_N、FACTOR_M。 |
|
15:8 |
R/W |
0x27 |
FACTOR_N 锁相环倍频系数在应用中,N 配置范围为 14 到 199。 |
|
7:6 |
- |
- |
- |
|
5:4 |
R/W |
0x1 |
FACTOR_M 锁相环输出除频系数 FACTOR_M ≠0 时,需要配置 FACTOR_M_EN = 1 锁相环才有输出。 |
|
3:1 |
- |
- |
- |
|
0 |
R/W |
0 |
FACTOR_P 锁相环输入除频系数 |
0x004 PLL_INT1_GEN
|
默认值:0x08003100 |
PLL_INT1 通用 (PLL_INT1 General) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:29 |
- |
- |
- |
|
28:24 |
R/W |
0x8 |
PLL_ICP 锁相环环路带宽调节 数值越小带宽越低 |
|
23:21 |
- |
- |
- |
| 20 | R/W | 0x0 | PLL_OUT_MUX 锁相环输出选择
该选择不受其它寄存器影响,PLL 损坏不工作时,时钟可旁路为 XTAL_24M 时钟使用。在启动和休眠场景也可使用 XTAL_24M 时钟。 |
|
19 |
R/W |
0x0 |
FACTOR_M_EN 锁相环输出除频系数使能
|
|
18 |
R/W |
0x0 |
PLL_OUT_SYS 锁相环输出到系统使能
|
|
17 |
- |
- |
- |
|
16 |
R/W |
0x0 |
PLL_EN 锁相环电路使能
锁相环输出频率 PLL_O = 24 / (P + 1) × (N + 1) / (M + 1) MHz,P、N、M 分别为 FACTOR_P、FACTOR_N、FACTOR_M。 |
|
15:8 |
R/W |
0x31 |
FACTOR_N 锁相环倍频系数在应用中,N 配置范围为 14 到 199。 |
|
7:6 |
- |
- |
- |
|
5:4 |
R/W |
0x0 |
FACTOR_M 锁相环输出除频系数 FACTOR_M ≠0 时,需要配置 FACTOR_M_EN = 1 锁相环才有输出。 |
|
3:1 |
- |
- |
- |
|
0 |
R/W |
0 |
FACTOR_P 锁相环输入除频系数 |
0x020 PLL_FRA0_GEN
|
默认值:0x08002010 |
PLL_FRA0 通用 (PLL_FRA0 General) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:29 |
- |
- |
- |
|
28:24 |
R/W |
0x8 |
PLL_ICP 锁相环环路带宽调节 数值越小带宽越低 |
|
23:21 |
- |
- |
- |
| 20 | R/W | 0x0 | PLL_OUT_MUX 锁相环输出选择
该选择不受其它寄存器影响,PLL 损坏不工作时,时钟可旁路为 XTAL_24M 时钟使用。在启动和休眠场景也可使用 XTAL_24M 时钟。 |
|
19 |
R/W |
0x0 |
FACTOR_M_EN 锁相环输出除频系数使能
|
|
18 |
R/W |
0x0 |
PLL_OUT_SYS 锁相环输出到系统使能
|
|
17 |
- |
- |
- |
|
16 |
R/W |
0x0 |
PLL_EN 锁相环电路使能
锁相环输出频率 PLL_O = 24 / (P+1) × (N+1) / (M+1) MHz,P、N、M 分别为 FACTOR_P、FACTOR_N、FACTOR_M。 |
|
15:8 |
R/W |
0x20 |
FACTOR_N 锁相环倍频系数在应用中,N 配置范围为 14 到 199。 |
|
7:6 |
- |
- |
- |
|
5:4 |
R/W |
0x1 |
FACTOR_M 锁相环输出除频系数 FACTOR_M ≠ 0 时,需要配置 FACTOR_M_EN = 1 锁相环才有输出。 |
|
3:1 |
- |
- |
- |
|
0 |
R/W |
0 |
FACTOR_P 锁相环输入除频系数 |
0x024 PLL_FRA1_GEN
|
默认值:0x08002010 |
PLL_FRA1 通用 (PLL_FRA1 General) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:29 |
- |
- |
- |
|
28:24 |
R/W |
0x8 |
PLL_ICP 锁相环环路带宽调节 数值越小带宽越低 |
|
23:21 |
- |
- |
- |
| 20 | R/W | 0x0 | PLL_OUT_MUX 锁相环输出选择
该选择不受其它寄存器影响,PLL 损坏不工作时,时钟可旁路为 XTAL_24M 时钟使用。在启动和休眠场景也可使用 XTAL_24M 时钟。 |
|
19 |
R/W |
0x0 |
FACTOR_M_EN 锁相环输出除频系数使能
|
|
18 |
R/W |
0x0 |
PLL_OUT_SYS 锁相环输出到系统使能
|
|
17 |
- |
- |
- |
|
16 |
R/W |
0x0 |
PLL_EN 锁相环电路使能
锁相环输出频率 PLL_O = 24 / (P+1) × (N+1) / (M+1) MHz,P、N、M 分别为 FACTOR_P、FACTOR_N、FACTOR_M。 |
|
15:8 |
R/W |
0x20 |
FACTOR_N 锁相环倍频系数在应用中,N 配置范围为 14 到 199。 |
|
7:6 |
- |
- |
- |
|
5:4 |
R/W |
0x1 |
FACTOR_M 锁相环输出除频系数 FACTOR_M ≠ 0 时,需要配置 FACTOR_M_EN = 1 锁相环才有输出。 |
|
3:1 |
- |
- |
- |
|
0 |
R/W |
0 |
FACTOR_P 锁相环输入除频系数 |
0x028 PLL_FRA2_GEN
|
默认值:0x08002010 |
PLL_FRA2 通用 (PLL_FRA2 General) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:29 |
- |
- |
- |
|
28:24 |
R/W |
0x8 |
PLL_ICP 锁相环环路带宽调节 数值越小带宽越低 |
|
23:21 |
- |
- |
- |
| 20 | R/W | 0x0 | PLL_OUT_MUX 锁相环输出选择
该选择不受其它寄存器影响,PLL 损坏不工作时,时钟可旁路为 XTAL_24M 时钟使用。在启动和休眠场景也可使用 XTAL_24M 时钟。 |
|
19 |
R/W |
0x0 |
FACTOR_M_EN 锁相环输出除频系数使能
|
|
18 |
R/W |
0x0 |
PLL_OUT_SYS 锁相环输出到系统使能
|
|
17 |
- |
- |
- |
|
16 |
R/W |
0x0 |
PLL_EN 锁相环电路使能
锁相环输出频率 PLL_O = 24 / (P+1) × (N+1) / (M+1) MHz,P、N、M 分别为 FACTOR_P、FACTOR_N、FACTOR_M。 |
|
15:8 |
R/W |
0x20 |
FACTOR_N 锁相环倍频系数在应用中,N 配置范围为 14 到 199。 |
|
7:6 |
- |
- |
- |
|
5:4 |
R/W |
0x1 |
FACTOR_M 锁相环输出除频系数 FACTOR_M ≠ 0 时,需要配置 FACTOR_M_EN = 1 锁相环才有输出。 |
|
3:1 |
- |
- |
- |
|
0 |
R/W |
0 |
FACTOR_P 锁相环输入除频系数 |
0x040 PLL_INT0_CFG
|
默认值:0x240C4040 |
PLL_INT0 配置 (PLL_INT0 Configuration) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31 |
- |
- |
- |
|
30:28 |
R/W |
0x2 |
PLL_LOCK_TIME |
|
27 |
- |
- |
- |
|
26:24 |
R/W |
0x4 |
PLL_IVCO |
|
23:22 |
- |
- |
- |
|
21:20 |
R/W |
0x0 |
PLL_VCO_SEL |
|
19 |
R/W |
0x1 |
PLL_VCO_RST |
|
18:16 |
R/W |
0x4 |
PLL_VCO_GAIN |
|
15 |
- |
- |
- |
|
14:8 |
R/W |
0x40 |
PLL_BINT |
|
7 |
- |
- |
- |
|
6:0 |
R/W |
0x40 |
PLL_CINT PLL 初始振荡频率 |
0x044 PLL_INT1_CFG
|
默认值:0x240C4040 |
PLL_INT1 配置 (PLL_INT1 Configuration) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31 |
- |
- |
- |
|
30:28 |
R/W |
0x2 |
PLL_LOCK_TIME |
|
27 |
- |
- |
- |
|
26:24 |
R/W |
0x4 |
PLL_IVCO |
|
23:22 |
- |
- |
- |
|
21:20 |
R/W |
0x0 |
PLL_VCO_SEL |
|
19 |
R/W |
0x1 |
PLL_VCO_RST |
|
18:16 |
R/W |
0x4 |
PLL_VCO_GAIN |
|
15 |
- |
- |
- |
|
14:8 |
R/W |
0x40 |
PLL_BINT |
|
7 |
- |
- |
- |
|
6:0 |
R/W |
0x40 |
PLL_CINT PLL 初始振荡频率 |
0x060 PLL_FRA0_CFG
|
默认值:0x00000000 |
PLL_FRA0 配置 (PLL_FRA0 Configuration) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
DITHER_EN 抖动使能
|
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
FRA_EN 小数分频使能
|
|
19:17 |
- |
- |
- |
|
16:0 |
R/W |
0x0 |
FRA_IN 小数分频系数 |
0x064 PLL_FRA1_CFG
|
默认值:0x00000000 |
PLL_FRA1 配置 (PLL_FRA1 Configuration) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
DITHER_EN 抖动使能
|
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
FRA_EN 小数分频使能
|
|
19:17 |
- |
- |
- |
|
16:0 |
R/W |
0x0 |
FRA_IN 小数分频系数 |
0x068 PLL_FRA2_CFG
|
默认值:0x00000000 |
PLL_FRA2 配置 (PLL_FRA2 Configuration) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
DITHER_EN 抖动使能
|
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
FRA_EN 小数分频使能
|
|
19:17 |
- |
- |
- |
|
16:0 |
R/W |
0x0 |
FRA_IN 小数分频系数 |
0x080 PLL_FRA0_SDM
|
默认值:0x00000000 |
PLL_FRA0 展频 (PLL_FRA0 Spread Spectrum) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31 |
R/W |
0x0 |
SDM_EN 展频使能
|
|
30:29 |
R/W |
0x0 |
SDM_MODE 展频模式
|
|
28:20 |
R/W |
0x0 |
SDM_STEP 展频步进 |
|
19 |
- |
- |
- |
|
18:17 |
R/W |
0x0 |
SDM_FREQ 展频频率
|
|
16:0 |
R/W |
0x0 |
SDM_BOT 展频底线 该位域越小表示幅度越大 |
0x084 PLL_FRA1_SDM
|
默认值:0x00000000 |
PLL_FRA1 展频 (PLL_FRA1 Spread Spectrum) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31 |
R/W |
0x0 |
SDM_EN 展频使能
|
|
30:29 |
R/W |
0x0 |
SDM_MODE 展频模式
|
|
28:20 |
R/W |
0x0 |
SDM_STEP 展频步进 |
|
19 |
- |
- |
- |
|
18:17 |
R/W |
0x0 |
SDM_FREQ 展频频率
|
|
16:0 |
R/W |
0x0 |
SDM_BOT 展频底线 该位域越小表示幅度越大 |
0x088 PLL_FRA2_SDM
|
默认值:0x00000000 |
PLL_FRA2 展频 (PLL_FRA2 Spread Spectrum) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31 |
R/W |
0x0 |
SDM_EN 展频使能
|
|
30:29 |
R/W |
0x0 |
SDM_MODE 展频模式
|
|
28:20 |
R/W |
0x0 |
SDM_STEP 展频步进 |
|
19 |
- |
- |
- |
|
18:17 |
R/W |
0x0 |
SDM_FREQ 展频频率
|
|
16:0 |
R/W |
0x0 |
SDM_BOT 展频底线 该位域越小表示幅度越大 |
0x0A0 PLL_COM
|
默认值:0x00000009 |
PLL 公共 (PLL Common) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:28 |
R/W |
0x0 |
RSV |
|
27:24 |
R/W |
0x0 |
PLL_LDO_IBIAS_TUNING |
| 23:21 |
- |
- |
- |
|
20:16 |
R/W |
0x0 |
PLL_ATB_SEL PLL ATB 选择 |
|
15:13 |
- |
- |
- |
|
12 |
R/W |
0x0 |
CK_TEST_SEL PLL 输入测试时钟选择
|
|
11:8 |
R/W |
0x0 |
TEST_CLK_SEL 测试时钟选择,测试使用
该功能为测试及调试使用,实际应用不打开。 |
|
7:6 |
R/W |
0x0 |
TEST_CLK_DIV 测试时钟分频,测试使用
该功能为测试及调试使用,实际应用不打开。 |
|
5 |
R/W |
0x0 |
TEST_CLK_OUT 测试时钟输出
该功能为测试及调试使用,实际应用不打开。 |
|
4 |
R/W |
0x0 |
LDO_VREF_SEL LDO 参考电压选择
该功能为测试及调试使用,实际应用不打开。 |
|
3:1 |
R/W |
0x4 |
LDO_VSET LDO 电压设置
|
|
0 |
R/W |
0x1 |
LDO_EN LDO 使能
|
0x0A4 PLL_IN
|
默认值:0xF0000000 |
PLL 输入 (PLL Input) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:30 |
R/W |
0x3 |
XTAL_GM24M 晶体驱动调节值 越大表示驱动越强 |
|
29 |
R/W |
0x1 |
XTAL_START24M 晶体启动
该寄存器在晶体起振后可以关闭,节省功耗 |
|
28 |
R/W |
0x1 |
XTAL_EN 振荡使能
|
|
27:21 |
- |
- |
- |
|
20:16 |
RO |
0x0 |
PLL_LOCK_FLAG PLL Lock 检测标志
|
|
15:6 |
- |
- |
- |
|
5 |
R/W |
0x0 |
PLL_LOCK_TUNE PLL Lock 时间调节
|
|
4:0 |
R/W |
0x1f |
PLL_LOCK_DER_EN PLL Lock 检测使能
|
0x0E0 CLK_OUT0
|
默认值:0x00000031 |
CLK0 输出 (CLK0 Output) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
PRE_CLK_EN 前级时钟使能
|
|
16 |
R/W |
0x0 |
CLK_OUT_EN 时钟输出使能
时钟输出频率 CLK_OUT = CLK_SRC / (DIV_N + 1)。 除频系数为 1~256,时钟输出为 50% 占空比。 |
|
15:14 |
- |
- |
- |
|
13:12 |
R/W |
0x0 |
CLK_SRC_SEL 时钟源选择
|
|
11:8 |
- |
- |
- |
|
7:0 |
R/W |
0x31 |
CLK_DIV 时钟输出除频因子 |
0x180 CLK_CPU
|
默认值:0x00000000 |
CPU 时钟 (CPU Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:14 |
- |
- |
- |
|
13:12 |
R/W |
0x0 |
CPU_CLK_SEL CPU 时钟源选择
50% 占空比,支持动态调频。 |
| 11:4 |
- |
- |
- |
| 3:0 |
R/W |
0x0 |
CPU_CLK_DIV 输入时钟除频系数 |
0x184 RST_ENTRY_CPU
|
默认值:0x30000000 |
CPU 复位入口 (CPU Reset Entry) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:0 |
R/W |
0x3000_0000 |
RST_ENTRY 复位入口地址 |
0x18C DBG_CPU
|
默认值:0x00000000 |
CPU 调试 (CPU Debug) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:29 |
- |
- |
- |
|
28 |
RO |
0x0 |
DFS_DONE 动态调频完成 注: CPU_DFS_BYPASS
AHB_DFS_BYPASS AXI_DFS_BYPASS 任一位设为 0 时,启动 CPU_DFS 功能,如果发生
CPU 频率变更,完成频率变更后此位置 1。当下一次再有变更时,此位自动清零,直到完成变更后重新置
1 |
|
27 |
- |
- |
- |
|
26 |
R/W |
0x0 |
CPU_CLK_SEL_DFS_BYPASS 此位设 0 打开 AXI _DFS 功能 ,变更 BUS _CLK_SEL 会有一个握手机制 |
|
25 |
R/W |
0x0 |
CPU_CLK_SRC_DFS_BYPASS 此位设 0 打开 AXI _DFS 功能 ,变更 CLK _SRC_SEL 会有一个握手机制 |
|
24 |
R/W |
0x0 |
CPU_CLK_DIV_DFS_BYPASS 此位设 0 打开 AXI _DFS 功能 ,变更 BUS _CLK_DIV 会有一个握手机制 |
|
23:0 |
- |
- |
- |
0x20C CLK_WDOG
|
默认值:0x00000000 |
WDOG 时钟 (WDOG Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
|
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN APB 时钟使能
|
|
19:17 |
- |
- |
- |
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
|
15:13 |
- |
- |
- |
|
12 |
R/W |
0x0 |
MOD_CLK_SRC_SEL
模块时钟源选择
|
|
11:0 |
- |
- |
- |
0x220 CLK_DISP_SCLK
|
默认值:0x00000000 |
DISP_SCLK 时钟 (Display Source Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
CLK_PRE_EN 模块时钟预使能
|
|
16:6 |
- |
- |
- |
|
5:0 |
R/W |
0x0 |
CLK_DIV 时钟除频系数,除频系数为 DIV + 1,非 50% 占空比。 |
0x224 CLK_DISP_PIXCLK
|
默认值:0x00000000 |
DISP_PIXCLK 时钟 (Display Pixel Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:8 |
- |
- |
- |
|
7:0 |
R/W |
0x0 |
CLK_DIV 时钟除频系数,除频系数为 DIV + 1,非 50% 占空比。 |
0x400 CLK_DMA
|
默认值:0x00000000 |
DMA 时钟 (DMA Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23 |
- |
- |
- |
|
22 |
R/W |
0x0 |
AXI_CLK_EN AXI 时钟使能
|
|
21 |
R/W |
0x0 |
AHB_CLK_EN AHB 时钟使能
|
|
20:0 |
- |
- |
- |
0x414 CLK_DCE
|
默认值:0x00000000 |
DCE 时钟 (DCE Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0x0 |
AHB_CLK_EN AHB 时钟使能
|
|
20:0 |
- |
- |
- |
0x41C CLK_USB_DEV
|
默认值:0x00000000 |
USB_DEV 时钟 (USB_DEV Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0x0 |
AHB_CLK_EN AHB 时钟使能
|
|
20:0 |
- |
- |
- |
0x420 CLK_USB_HOST
|
默认值:0x00000000 |
USB_HOST 时钟 (USB_HOST Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0x0 |
AHB_CLK_EN AHB 时钟使能
|
|
20:0 |
- |
- |
- |
0x430 CLK_USB_PHY
|
默认值:0x00000000 |
USB_PHY0 时钟 (USB_PHY0 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23:17 |
- |
- |
- |
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
|
15:0 |
- |
- |
- |
0x450 CLK_CAN
|
默认值:0x0000000E |
CAN 时钟 (CAN Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0x0 |
AHB_CLK_EN AHB 时钟使能
|
|
20:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
|
15:6 |
- |
- |
- |
|
5:0 |
R/W |
0xE |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x45C CLK_XSPI
|
默认值:0x00000000 |
XSPI 时钟 (XSPI Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23 |
- |
- |
- |
|
22 |
R/W |
0x0 |
AXI_CLK_EN AXI 时钟使能
|
|
21 |
R/W |
0x0 |
AHB_CLK_EN AHB 时钟使能
|
|
20:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
| 15:4 |
- |
- |
- |
|
3:0 |
R/W |
0x0 |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x460 CLK_QSPI0
|
默认值:0x00000001 |
QSPI0 时钟 (QSPI0 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23 |
- |
- |
- |
|
22 |
R/W |
0x0 |
AXI_CLK_EN AXI 时钟使能
|
|
21 |
R/W |
0x0 |
AHB_CLK_EN AHB 时钟使能
|
|
20:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
|
15:13 |
- |
- |
- |
| 12 | R/W | 0x0 | CLK_SRC_SEL 时钟源选择
|
|
11:4 |
- |
- |
- |
|
3:0 |
R/W |
0x1 |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x464 CLK_QSPI1
|
默认值:0x00000001 |
QSPI1 时钟 (QSPI1 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0x0 |
AHB_CLK_EN AHB 时钟使能
|
|
20:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
|
15:13 |
- |
- |
- |
| 12 | R/W | 0x0 | CLK_SRC_SEL 时钟源选择
|
|
11:4 |
- |
- |
- |
|
3:0 |
R/W |
0x1 |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x468 CLK_QSPI2
|
默认值:0x00000001 |
QSPI2 时钟 (QSPI2 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0x0 |
AHB_CLK_EN AHB 时钟使能
|
|
20:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
|
15:13 |
- |
- |
- |
| 12 | R/W | 0x0 | CLK_SRC_SEL 时钟源选择
|
|
11:4 |
- |
- |
- |
|
3:0 |
R/W |
0x1 |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x46C CLK_QSPI3
|
默认值:0x00000001 |
QSPI3 时钟 (QSPI3 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0x0 |
AHB_CLK_EN AHB 时钟使能
|
|
20:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
|
15:13 |
- |
- |
- |
| 12 | R/W | 0x0 | CLK_SRC_SEL 时钟源选择
|
|
11:4 |
- |
- |
- |
|
3:0 |
R/W |
0x1 |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x470 CLK_QSPI4
|
默认值:0x00000001 |
QSPI4 时钟 (QSPI4 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0x0 |
AHB_CLK_EN AHB 时钟使能
|
|
20:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
|
15:13 |
- |
- |
- |
| 12 | R/W | 0x0 | CLK_SRC_SEL 时钟源选择
|
|
11:4 |
- |
- |
- |
|
3:0 |
R/W |
0x1 |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x474 CLK_QSPI5
|
默认值:0x00000001 |
QSPI5 时钟 (QSPI5 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0x0 |
AHB_CLK_EN AHB 时钟使能
|
|
20:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
|
15:13 |
- |
- |
- |
| 12 | R/W | 0x0 | CLK_SRC_SEL 时钟源选择
|
|
11:4 |
- |
- |
- |
|
3:0 |
R/W |
0x1 |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x480 CLK_SDMC0
|
默认值:0x00000001 |
SDMC0 时钟 (SDMC0 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0x0 |
AHB_CLK_EN AHB 时钟使能
|
|
20:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
|
15:4 |
- |
- |
- |
|
3:0 |
R/W |
0x1 |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x484 CLK_SDMC1
|
默认值:0x00000001 |
SDMC1 时钟 (SDMC1 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0x0 |
AHB_CLK_EN AHB 时钟使能
|
|
20:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
|
15:4 |
- |
- |
- |
|
3:0 |
R/W |
0x1 |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x800 CLK_SYSCFG
|
默认值:0x00100000 |
SYSCFG 时钟 (SYSCFG Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:21 |
- |
- |
- |
|
20 |
R/W |
0x1 |
APB_CLK_EN APB 时钟使能
|
|
19:0 |
- |
- |
- |
0x810 CLK_SPI_ENC
|
默认值:0x00000000 |
SPI_ENC 时钟 (SPI_ENC Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0x0 |
AHB_CLK_EN AHB 时钟使能
|
|
20:0 |
- |
- |
- |
0x814 CLK_PWMCS
|
默认值:0x00000000 |
PWMCS 时钟 (PWMCS Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0x0 |
AHB_CLK_EN AHB 时钟使能
|
|
20:0 |
- |
- |
- |
0x81C CLK_MTOP
|
默认值:0x00000000 |
MTOP 时钟 (MTOP Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23 |
- |
- |
- |
|
22 |
R/W |
0x0 |
AXI_CLK_EN AXI 时钟使能
|
|
21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN APB 时钟使能
|
|
19:0 |
- |
- |
- |
0x820 CLK_I2S
|
默认值:0x0000000f |
I2S 时钟 (I2S Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN APB 时钟使能
|
|
19:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
|
15:6 |
- |
- |
- |
|
5:0 |
R/W |
0xf |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x830 CLK_AUDIO
|
默认值:0x0000000f |
AUDIO 时钟 (AUDIO Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN APB 时钟使能
|
|
19:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
|
15:6 |
- |
- |
- |
|
5:0 |
R/W |
0xf |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x83C CLK_GPIO
|
默认值:0x01200000 |
GPIO 时钟 (GPIO Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x1 |
MOD_RSTN 模块复位控制
注:
此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0x1 |
AHB_CLK_EN AHB 时钟使能
|
|
20:0 |
- |
- |
- |
0x840 CLK_UART0
|
默认值:0x0000000b |
UART0 时钟 (UART0 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN
APB 时钟使能
|
|
19:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN
模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN
模块时钟使能
|
| 15:6 |
- |
- |
- |
| 5:0 |
R/W |
0xb |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x844 CLK_UART1
|
默认值:0x0000000b |
UART1 时钟 (UART1 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN
APB 时钟使能
|
|
19:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN
模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN
模块时钟使能
|
| 15:6 |
- |
- |
- |
| 5:0 |
R/W |
0xb |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x848 CLK_UART2
|
默认值:0x0000000b |
UART2 时钟 (UART2 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN
APB 时钟使能
|
|
19:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN
模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN
模块时钟使能
|
| 15:6 |
- |
- |
- |
| 5:0 |
R/W |
0xb |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x84C CLK_UART3
|
默认值:0x0000000b |
UART3 时钟 (UART3 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN
APB 时钟使能
|
|
19:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN
模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN
模块时钟使能
|
| 15:6 |
- |
- |
- |
| 5:0 |
R/W |
0xb |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x850 CLK_UART4
|
默认值:0x0000000b |
UART4 时钟 (UART4 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN
APB 时钟使能
|
|
19:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN
模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN
模块时钟使能
|
| 15:6 |
- |
- |
- |
| 5:0 |
R/W |
0xb |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x880 CLK_LCD
|
默认值:0x00000000 |
LCD 时钟 (LCD Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
此信号同时复位模块和寄存器总线。 |
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN APB 时钟使能
|
|
19:18 |
- |
- |
- |
| 17 | R/W | 0x0 | MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
| 15:3 |
- |
- |
- |
| 2:0 |
R/W |
0x0 |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 注: 该除频器使用时候保持为 0,不需要配置 |
0x888 CLK_MIPI_DSI
|
默认值:0x00000000 |
MIPIDSI 时钟 (MIPI_DSI Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
此信号同时复位模块和寄存器总线。 |
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN APB 时钟使能
|
|
19:18 |
- |
- |
- |
| 17 | R/W | 0x0 | MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
| 15:3 |
- |
- |
- |
| 2:0 |
R/W |
0x0 |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 注: 该除频器使用时候保持为 0,不需要配置 |
0x890 CLK_DVP
|
默认值:0x00000003 |
DVP 时钟 (DVP Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23 |
- |
- |
- |
|
22 |
R/W |
0x0 |
AXI_CLK_EN AXI 时钟使能
|
|
21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN APB 时钟使能
|
|
19:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
| 15:4 |
- |
- |
- |
| 3:0 |
R/W |
0x3 |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x8C0 CLK_DE
|
默认值:0x00000005 |
DE 时钟 (DE Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23 |
- |
- |
- |
|
22 |
R/W |
0x0 |
AXI_CLK_EN AXI 时钟使能
|
|
21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN APB 时钟使能
|
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
| 7:4 |
- |
- |
- |
| 3:0 |
R/W |
0x5 |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x8C4 CLK_GE
|
默认值:0x00000005 |
GE 时钟 (GE Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23 |
- |
- |
- |
|
22 |
R/W |
0x0 |
AXI_CLK_EN AXI 时钟使能
|
|
21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN APB 时钟使能
|
|
19:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
|
15:12 |
- |
- |
- |
| 7:4 |
- |
- |
- |
| 3:0 |
R/W |
0x5 |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x8C8 CLK_VE
|
默认值:0x00000005 |
VE 时钟 (VE Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23 |
- |
- |
- |
|
22 |
R/W |
0x0 |
AXI_CLK_EN AXI 时钟使能
|
|
21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN APB 时钟使能
|
|
19:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
| 7:4 |
- |
- |
- |
| 3:0 |
R/W |
0x5 |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x904 CLK_SID
|
默认值:0x00110000 |
SID 时钟 (SID Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:21 |
- |
- |
- |
|
20 |
R/W |
0x1 |
APB_CLK_EN APB 时钟使能
|
|
19:17 |
- |
- |
- |
|
16 |
R/W |
0x1 |
MOD_CLK_EN 模块时钟使能
|
|
15:0 |
- |
- |
- |
0x908 CLK_RTC
|
默认值:0x00100000 |
RTC 时钟 (RTC Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:21 |
- |
- |
- |
|
20 |
R/W |
0x1 |
MOD_CLK_EN 模块时钟使能
|
|
19:0 |
- |
- |
- |
0x90C CLK_GTC
|
默认值:0x01100000 |
GTC 时钟 (GTC Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x1 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x1 |
APB_CLK_EN APB 时钟使能
|
|
19:0 |
- |
- |
- |
0x960 CLK_I2C0
|
默认值:0x00000000 |
I2C0 时钟 (I2C0 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN APB 时钟使能
|
|
19:0 |
- |
- |
- |
0x964 CLK_I2C1
|
默认值:0x00000000 |
I2C1 时钟 (I2C1 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN APB 时钟使能
|
|
19:0 |
- |
- |
- |
0x990 CLK_XPWM0
|
默认值:0x00000000 |
XPWM0 时钟 (XPWM0 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0 |
AHB_CLK_EN
AHB 时钟使能
|
|
20:0 |
- |
- |
- |
0x994 CLK_XPWM1
|
默认值:0x00000000 |
XPWM1 时钟 (XPWM1 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0 |
AHB_CLK_EN
AHB 时钟使能
|
|
20:0 |
- |
- |
- |
0x998 CLK_XPWM2
|
默认值:0x00000000 |
XPWM2 时钟 (XPWM2 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0 |
AHB_CLK_EN
AHB 时钟使能
|
|
20:0 |
- |
- |
- |
0x99C CLK_XPWM3
|
默认值:0x00000000 |
XPWM3 时钟 (XPWM3 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0 |
AHB_CLK_EN
AHB 时钟使能
|
|
20:0 |
- |
- |
- |
0x9A0 CLK_ADCIM
|
默认值:0x0000000b |
ADCIM 时钟 (ADCIM Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN APB 时钟使能
|
|
19:18 |
- |
- |
- |
|
17 |
R/W |
0x0 |
MOD_CLK_PRE_EN 模块时钟预使能
|
|
16 |
R/W |
0x0 |
MOD_CLK_EN 模块时钟使能
|
|
15:6 |
- |
- |
- |
|
5:0 |
R/W |
0xb |
MOD_CLK_DIV 模块时钟除频系数,除频系数为 DIV + 1,50% 占空比。 |
0x9A4 CLK_GPAI
|
默认值:0x00000000 |
GPAI 时钟 (GPAI Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN APB 时钟使能
|
|
19:0 |
- |
- |
- |
0x9A8 CLK_RTP
|
默认值:0x00000000 |
RTP 时钟 (RTP Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN APB 时钟使能
|
|
19:0 |
- |
- |
- |
0x9AC CLK_THS
|
默认值:0x00000000 |
THS 时钟 (THS Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN APB 时钟使能
|
|
19:0 |
- |
- |
- |
0x9B0 CLK_CIR
|
默认值:0x00000000 |
CIR 时钟 (CIR Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:21 |
- |
- |
- |
|
20 |
R/W |
0x0 |
APB_CLK_EN APB 时钟使能
|
|
19:0 |
- |
- |
- |
0x9C0 CLK_XPWM4
|
默认值:0x00000000 |
XPWM4 时钟 (XPWM4 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0 |
AHB_CLK_EN
AHB 时钟使能
|
|
20:0 |
- |
- |
- |
0x9C4 CLK_XPWM5
|
默认值:0x00000000 |
XPWM5 时钟 (XPWM5 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0 |
AHB_CLK_EN
AHB 时钟使能
|
|
20:0 |
- |
- |
- |
0x9C8 CLK_XPWM6
|
默认值:0x00000000 |
XPWM6 时钟 (XPWM6 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0 |
AHB_CLK_EN
AHB 时钟使能
|
|
20:0 |
- |
- |
- |
0x9CC CLK_XPWM7
|
默认值:0x00000000 |
XPWM7 时钟 (XPWM7 Clock) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:25 |
- |
- |
- |
|
24 |
R/W |
0x0 |
MOD_RSTN 模块复位控制
注: 此信号同时复位模块和寄存器总线。 |
|
23:22 |
- |
- |
- |
|
21 |
R/W |
0 |
AHB_CLK_EN
AHB 时钟使能
|
|
20:0 |
- |
- |
- |
0xDE0 FORCE_RST
| 默认值:0x00000000 | 强制复位 (Force Reset) | ||
|---|---|---|---|
| 位域 | 类型 | 默认值 | 描述 |
|
31:0 |
WO |
0 |
Force
Reset 0xFEDCBA98:强制复位整个芯片 其它:Reserved |
0xFE8 REG_WR_CFG
|
默认值:0x00000000 |
寄存器写配置 (Register Write Configuration) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:20 |
WO |
0x0 |
AUTH_KEY 授权秘钥 需要写授权寄存器:
|
|
19:17 |
- |
- |
- |
|
16 |
RO |
0x0 |
STS_WR_AUTH 写授权状态
|
|
15:0 |
R/W |
0x0 |
REG_ADDR_OFF 寄存器地址偏移 |
0xFEC REG_WR_DIS_STS
|
默认值:0x00000000 |
寄存器写失效状态 (Register Write Disable Status) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:0 |
RO |
0x0 |
STS_WR_DIS 写失效状态 每位对应一个寄存器:
|
0xFFC CMU_MOD_VER
|
默认值:0x00000302 |
CMU 模块版本 (CMU Module Version) |
||
|---|---|---|---|
|
位域 |
类型 |
默认值 |
描述 |
|
31:0 |
RO |
0x00000302 |
VERSION 版本 V3.2 |
