Edit online

时钟配置

BROM 阶段使用的总线和模块,以及各模块的时钟配置如下表所示。

1. BROM 阶段模块时钟配置
名字 量产工作频率(多选时为 eFuse 可配) 量产时钟来源 时钟源频率 时钟除频
AXI/AHB 196 MHz PLL_INT1 588 MHz 3
APB0 24 MHz OSC24M 24 MHz
APB1 24 MHz OSC24M 24 MHz
CPU 24 MHz OSC24M 24 MHz
SRAM 196 MHz PLL_INT1 588 MHz 3
SID 24 MHz OSC24M 24 MHz
UART 24 MHz OSC24M(APB1) 24 MHz
TIMER 24 MHz OSC24M(APB1) 24 MHz
DMA 196 MHz PLL_INT1(AHB) 588 MHz 3
SDMC 25 MHz PLL_FRA0 396 MHz 4
SPI 24 MHz PLL_FRA0 396 MHz 4
SPIENC 196 MHz PLL_INT1(AHB) 588 MHz 3
注:
SDMC/ SPI 模块输入的频率为 99 MHz,通过内部分频设置最大工作频率约为 24.75 MHz。